完整後設資料紀錄
DC 欄位語言
dc.contributor.author賴逸修
dc.date98 學年度第 1 學期
dc.date.accessioned2010-06-01T19:36:21Z
dc.date.accessioned2020-05-29T08:36:59Z-
dc.date.available2010-06-01T19:36:21Z
dc.date.available2020-05-29T08:36:59Z-
dc.date.issued2010-06-01T19:36:21Z
dc.date.submitted2010-05-31
dc.identifier.otherD9530185
dc.identifier.urihttp://dspace.fcu.edu.tw/handle/2377/711-
dc.description.abstract矽氧化鉿(HfSiOx)是目前最有希望用來取代二氧化矽(SiO2)材料的選擇之一。本實驗將研究矽氧化鉿介電層經過氮氣環境下的快速熱退火(Rapid Thermal Annealing,RTA)處理,並與未經過氮氣熱退火處理的矽氧化鉿介電層做比較,探討其電性與可靠度分析。結果發現經過氮氣熱退火處理後的元件,由於氧空位缺陷被修復,因此在電流電壓(I-V)特性圖上,呈現較低的漏電流與較高的崩潰電壓(Voltage Ramp Dielectric Breakdown,VRDB)。同時也在電容對電壓(C-V)特性圖上發現較小的遲滯現象與遲滯電壓偏移量。最後藉由韋伯分佈(Weibull Distribution)曲線預測,經過N2 RTA處理後的元件具有較高的TBD63.2%值,同時也有較佳的TDDB可靠度。 針對HfSiOx崩潰機制的研究,依據TDDB特性圖推測,由於高介電質內帶負電的電子電荷捕捉,使得漏電流隨著測試時間增長而有降低的現象,當陷阱(Oxide Trap)產生,元件便伴隨著時間增加導致永久性崩潰(Hard Breakdown,HBD)。另外,經過高溫N2 RTA處理後的HfSiON介電層,由於微結晶現象導致初期漏電流較高,當電子捕捉行為發生後,便隨時間產生少數的暫時性崩潰(Soft Breakdown,SBD )或漸進式崩潰(Progressive Breakdown,PBD),最後產生多數的直接永久性崩潰現象。 最後本專題提出介電層的崩潰模式,在累積模式(Accumulation Mode)下,電子由閘極端注入,在高介電係數材料上產生缺陷,當缺陷隨時間變多後產生漏電流路徑,最後大電流使高介電係數材料與介面層同時發生崩潰。因此推測介電層的崩潰是先由高介電係數材料先發生崩潰,緊接著發生介面層(Interfacial Layer)崩潰。而此現象也是造成TDDB特性圖上,崩潰發生時直接產生永久性崩潰的原因。
dc.description.tableofcontents摘要 i 誌謝 v 目錄 vi 第一章:緒論 1 1-1前言 1 1-2研究動機 2 第二章:高介電材料特性與量測方法 3 2-1高介電材料的條件 3 2-2氮氣熱退火處理 5 2-3高介電材料氧空位缺陷(Oxygen Vacancies Trap)理論 7 2-4韋伯分佈曲線 9 2-5電性量測方法 11 第三章:實驗方法與分析 17 3-1元件結構與製程 17 3-2量測結果與可靠度分析 20 3-3矽氧化鉿(HfSiOx)與氮氧化矽鉿(HfSiON)崩潰機制 24 第四章:結論 28 參考文獻 29 個人簡歷 30
dc.format.extent38p.
dc.language.isozh
dc.rightsopenbrowse
dc.subject矽氧化鉿
dc.subject依時性介電層崩潰
dc.subject可靠度分析
dc.subject崩潰機制
dc.title氮氣熱退火處理對矽氧化鉿高介電質可靠度之研究
dc.title.alternativeEffects of N2 RTA Treatment on Reliability of HfSiOX High-K Gate Dielectrics
dc.typeUndergracase
dc.description.course專題研究(二)
dc.contributor.department電子工程學系, 資訊電機學院
dc.description.instructor林成利
dc.description.programme電子工程學系, 資訊電機學院
分類:資電098學年度

文件中的檔案:
檔案 描述 大小格式 
D953018598101.pdf1.01 MBAdobe PDF檢視/開啟


在 DSpace 系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。