完整後設資料紀錄
DC 欄位語言
dc.contributor.authorWey, I-Chyn Jr
dc.contributor.authorWang, Chun-Chien Jr
dc.date.accessioned2011-03-24T23:39:53Z
dc.date.accessioned2020-05-18T03:22:02Z-
dc.date.available2011-03-24T23:39:53Z
dc.date.available2020-05-18T03:22:02Z-
dc.date.issued2011-03-24T23:39:53Z
dc.date.submitted2009-11-28
dc.identifier.urihttp://dspace.lib.fcu.edu.tw/handle/2377/30112-
dc.description.abstract本篇論文利用分群的次高權重部分乘積 項,協助截斷電路中權重最高的部分乘積項共 同進行誤差補償,以增進錯誤修正能力;進一 步限制截斷電路中最高權重部分乘積項的補 償值,降低過度補償誤差;進而透過邏輯化 簡,將補償電路複雜度降低。在16×16位元固 定寬度乘法器上,相較於截斷乘法器能修正 87%的誤差,且只需要完整乘法器53%的電路 面積。
dc.description.sponsorshipNational Taipei University,Taipei
dc.format.extent9p.
dc.relation.ispartofseriesNCS 2009
dc.subject.otherWorkshop on Computer Architectures, Embedded Systems and VLSI/EDA
dc.titleLow-Error and Area-Efficient Fixed-Width Multiplier by Using Dual Group Minor Input Correction Vector and Recovering Input Correction Vector Over-Compensation
分類:2009年 NCS 全國計算機會議

文件中的檔案:
檔案 描述 大小格式 
CEV 6-7.pdf619.19 kBAdobe PDF檢視/開啟


在 DSpace 系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。