完整後設資料紀錄
DC 欄位語言
dc.contributor.authorWey, I-Chyn Jr
dc.contributor.authorLiao, Feng-Yu Jr
dc.date.accessioned2011-03-24T23:40:04Z
dc.date.accessioned2020-05-18T03:22:02Z-
dc.date.available2011-03-24T23:40:04Z
dc.date.available2020-05-18T03:22:02Z-
dc.date.issued2011-03-24T23:40:04Z
dc.date.submitted2009-11-28
dc.identifier.urihttp://dspace.lib.fcu.edu.tw/handle/2377/30113-
dc.description.abstract本論文提出一個新的誤差補償方法來設 計高精準度且低面積的固定寬度乘法器。精 準度提昇方面,我們針對次輸入補償部分乘 積項,根據機率統計計算分析部份乘積權重 關係,由較高權重搭配較低權重做進位判別, 提高補償的精準度。面積化簡方面,我們以 狄摩根定理來簡化補償電路達到面積節省, 且補償電路由固定式輸入取代先前文獻延展 性架構,使電路複雜度不隨位元增加而增長。 本論文所提出的固定寬度乘法器在8􀵈8 位元 下,可較截斷固定乘法器之誤差改善80%, 對於標準乘法器可節省42%面積。
dc.description.sponsorshipNational Taipei University,Taipei
dc.format.extent12p.
dc.relation.ispartofseriesNCS 2009
dc.subject誤差補償
dc.subject固定寬度乘法器
dc.subject.otherWorkshop on Computer Architectures, Embedded Systems and VLSI/EDA
dc.titleLow-Error and Area-Efficient Fixed-Width Multiplier by Using Minor Input Correction Vector with Fixed Compensation Circuit
分類:2009年 NCS 全國計算機會議

文件中的檔案:
檔案 描述 大小格式 
CEV 6-6.pdf1.08 MBAdobe PDF檢視/開啟


在 DSpace 系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。